工作电压:2.4V~5.5V
内部32kHz RC 振荡器
I2C 总线接口
偏置可选1/3、1/4
占空比可选1/4、1/8
帧频可选80Hz或者160Hz
读/写地址自动累加
显示模式56x4、52x8
带电压跟随器的内部 LCD 偏置发生器
可配置16级LCD工作电压调整电路
VLCD引脚可调整LCD工作电压
封装形式:
LQFP64(7.0mm x 7.0mm PP=0.4mm)
LQFP48(7.0mm x 7.0mm PP=0.5mm)
Rev. 1.3 1 Jul. 21 2019
www.szvinka.com
VK2C23
56×4/52x8 LCD驱动
概述
VK2C23是一种最多416点的点阵式存储器映射多功能LCD 驱动电路。VK2C23的可软件编
程控制的特点,使它适合点阵式LCD 显示,包括LCD 模块和显示子系统。VK2C23支持的显
示模式有224点(56x4),416点(52x8)两种。VK2C23通信接口为I2C串行接口(SCL, SDA)。
功能特点
1.
管脚配置
注:
应用条件:VDD ≤ VLCD或 VLCD ≤ VDD
2. LQFP 48封装不支持 LCD 1/4 duty
3. VCCA2 pad 内部与 VLCD pad 连接
7
1
2
3
4
5
6
8
9
10
11
12 25
13 14 1516 17 18 19 20 2122 23 24
26
27
28
29
30
31
32
33
34
35
36
48 47 46 45 44 43 42 41 40 3938 37
VK2C23B
48 LQFP-A
SEG27
SEG26
SEG25
SEG24
SEG23
SEG22
SEG21
SEG20
SEG19
SEG18
SEG17
SEG16
VDD
SDA
SCL
VSS
COM0
COM1
COM2
COM3
COM4
COM5
COM6
COM7
SEG4
SEG5
SEG6
SEG7
SEG8
SEG9
SEG10
SEG11
SEG12
SEG13
SEG14
SEG15
SEG38
SEG37
SEG36
SEG35
SEG34
SEG33
SEG32
SEG31
SEG30
SEG29
SEG28
VLCD
VK2C23A
64 LQFP-A
SEG39
SEG38
SEG37
SEG36
SEG35
SEG34
SEG33
SEG32
SEG31
SEG30
SEG29
SEG28
SEG27
SEG26
SEG25
SEG24
VDD
SDA
SCL
VSS
COM0
COM1
COM2
COM3
COM4/SEG0
COM5/SEG1
COM6/SEG2
COM7/SEG3
SEG4
SEG5
SEG6
SEG7
17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
SEG8
SEG9
SEG10
SEG11
SEG12
SEG13
SEG14
SEG15
SEG16
SEG17
SEG18
SEG19
SEG20
SEG21
SEG22
SEG23
SEG54
SEG53
SEG52
SEG51
SEG50
SEG49
SEG48
SEG47
SEG46
SEG45
SEG44
SEG43
SEG42
SEG41
SEG40
VLCD
Rev. 1.3 2 Jul. 21 2019
www.szvinka.com
VK2C23
56×4/52x8 LCD驱动
压焊点示意图
(0, 0)
22 3534333230 3129282726252423
50
1
SDA
SCL
Option
VSS
COM0
COM1
COM2
COM3
COM4/SEG0
COM5/SEG1
COM6/SEG2
COM7/SEG3
SEG4
SEG5
SEG6
SEG7
SEG38
SEG37
SEG36
SEG35
SEG34
SEG33
SEG32
SEG31
SEG30
SEG29
SEG28
SEG27
SEG26
SEG25
SEG24
SEG55
SEG54
SEG53
SEG52
SEG51
SEG50
SEG49
SEG48
SEG47
SEG46
SEG45
SEG44
SEG43
SEG42
SEG41
SEG40
SEG39
VLCD
VCCA2
SEG8
SEG9
SEG10
SEG11
SEG12
SEG13
SEG14
SEG15
SEG16
SEG17
SEG18
SEG19
SEG20
SEG21
SEG22
SEG23
VDD
68 67 66 65 64 63 62 61 5859 57 56 55 54 53 52 51 60
36
49
48
47
46
45
44
43
42
41
40
39
38
37
2
3
4
6
5
7
8
10
N.C.
9
11
12
13
14
15
16
17
18
19 20 21
Chip size: 1750 x 1920μm2
Rev. 1.3 3 Jul. 21 2019
www.szvinka.com
VK2C23
56×4/52x8 LCD驱动
压焊点坐标
PAD NAME PAD SIZE(um^2) X(Center)um Y(Center)um NOTE
VDD 70*70 93.11 1561.99
SDA 70*70 93.11 1411.65
SCL 70*70 93.11 1302.17
OP 70*70 93.11 1217.67
VSS 70*70 93.11 1133.17
COM0 70*70 93.11 1048.67
COM1 70*70 93.11 964.17
COM2 70*70 93.11 879.67
COM3 70*70 93.11 795.17
SEG0 70*70 93.11 700.17
SEG1 70*70 93.11 615.67
SEG2 70*70 93.11 535.17
SEG3 70*70 93.11 446.67
SEG4 70*70 93.11 362.17
SEG5 70*70 93.11 277.67
SEG6 70*70 93.11 193.17
SEG7 70*70 93.11 108.67
SEG8 70*70 373.83 93.11
SEG9 70*70 458.33 93.11
SEG10 70*70 542.83 93.11
SEG11 70*70 627.33 93.11
SEG12 70*70 711.83 93.11
SEG13 70*70 796.33 93.11
SEG14 70*70 880.83 93.11
SEG15 70*70 965.33 93.11
SEG16 70*70 1049.83 93.11
SEG17 70*70 1134.33 93.11
SEG18 70*70 1218.83 93.11
SEG19 70*70 1303.33 93.11
SEG20 70*70 1387.83 93.11
SEG21 70*70 1472.33 93.11
SEG22 70*70 1556.83 93.11
SEG23 70*70 1641.33 93.11
SEG24 70*70 1656.89 370.75
SEG25 70*70 1656.89 455.25
SEG26 70*70 1656.89 539.75
SEG27 70*70 1656.89 624.25
SEG28 70*70 1656.89 708.75
SEG29 70*70 1656.89 793.25
SEG30 70*70 1656.89 877.75
SEG31 70*70 1656.89 962.25
SEG32 70*70 1656.89 1046.75
SEG33 70*70 1656.89 1131.25
SEG34 70*70 1656.89 1215.75
SEG35 70*70 1656.89 1300.25
SEG36 70*70 1656.89 1384.75
SEG37 70*70 1656.89 1469.25
SEG38 70*70 1656.89 1553.75
SEG39 70*70 1642.36 1826.89
SEG40 70*70 1557.86 1826.89
SEG41 70*70 1473.36 1826.89
SEG42 70*70 1388.86 1826.89
SEG43 70*70 1304.36 1826.89
SEG44 70*70 1219.86 1826.89
SEG45 70*70 1135.36 1826.89
SEG46 70*70 1050.86 1826.89
SEG47 70*70 966.36 1826.89
SEG48 70*70 881.86 1826.89
SEG49 70*70 797.36 1826.89
SEG50 70*70 712.86 1826.89
SEG51 70*70 628.36 1826.89
SEG52 70*70 543.86 1826.89
SEG53 70*70 459.36 1826.89
SEG54 70*70 362.36 1826.89
SEG55 70*70 272.36 1826.89
VLCD 70*70 179.75 1826.89
VCCA2 70*70 95.25 1826.89
TEST 70*70 435.98 1189.31 TEST PAD
功能框图
控制
I2C电路
SDA
SCL
VSS
内部电压
调整电路
VDD
VLCD
显示RAM
LCD驱动
偏置电路
COM0
COM3
COM4/SEG0
~
~
~
~
和
和
Rev. 1.3 4 Jul. 21 2019
www.szvinka.com
COM7/SEG3
SEG4
SEG55
~
~
VK2C23
56×4/52x8 LCD驱动
管脚说明
名 称 I/O 功 能 说 明
VLCD -
VLCD 引脚和 VDD 引脚连接,内部电压调整功能使能,内部电压调整功能可
用来调整 VLCD 电压。
VLCD 引脚和 VDD 引脚通过1个电阻连接,内部电压调整功能禁止,通过改变
这个外部阻值来调整 VLCD 电压。
VDD 正电源。
VCCA2 LCD bias发生器电源
COM4/SEG0
~COM7/SEG3
O LCD COM/SEG 复用驱动输出
VSS - 电源地
COM0~COM3 O LCD COM 输出端。
SEG4~SEG55 O LCD SEG 输出端。
SCL I I2C 接口串行时钟输入
SDA I/O I2C 接口串行数据输入/输出
-
-
功能说明
上电复位
上电后,芯片通过内部上电复位电路初始化。内部电路初始化后的状态如下所示:
● 当 VLCD ≤ VDD 时,所有 COM/SEG 输出都设为 VDD。
● 当 VDD ≤ VLCD 时,所有 COM/SEG 输出都设为 VLCD。
● LQFP64封装采用 1/4 duty 输出和 1/3 bias 的驱动模式。
● LQFP48封装采用 1/8 duty 输出和 1/3 bias 的驱动模式
● 系统振荡器和 LCD bias 发生器都为关闭状态。
● LCD 显示处于关闭状态。
● 内部电压调整功能使能。
● SEG/VLCD 共用引脚设为 SEG 引脚。
● VLCD 引脚检测开关除能。
● 帧频率设为 80Hz。
● 闪烁功能除能。
上电后,应避免 1ms 内 I2C 总线上有数据传输,以完成复位动作。
Rev. 1.3 5 Jul. 21 2019
www.szvinka.com
系统结构
显示RAM
静态显示存储器(RAM)结构为52×8位,贮存所显示的数据。RAM 的内容直接映射成LCD 驱动
器的内容。RAM 中的数据I2C命令存取。RAM 中的内容映射至LCD 的过程如下图所示:
56î 显示模式的 RAM 映射
52×8 显示模式的 RAM 映射
VK2C23
56×4/52x8 LCD驱动
输出 COM3 COM2 COM1 COM0 输出 COM3 COM2 COM1 COM0 地址
SEG1 SEG0 00H
SEG3 SEG2 01H
SEG5 SEG4 02H
SEG7 SEG6 03H
SEG9 SEG8 04H
SEG11 SEG10 05H .......... .......... .......... .......... .......... .......... .......... .......... .......... .......... ..........
SEG55 SEG54 1BH
D7 D6 D5 D4 D3 D2 D1 D0 Data
输出 COM7/
SEG3
COM6/
SEG2
COM5/
SEG1
COM4/
SEG0 COM3 COM2 COM1 COM0 地址
SEG4 00H
SEG5 01H
SEG6 02H
SEG7 03H
SEG8 04H
SEG9 05H .......... .......... .......... .......... .......... .......... .......... .......... .......... ..........
SEG55 33H
D7 D6 D5 D4 D3 D2 D1 D0 Data
Rev. 1.3 6 Jul. 21 2019
www.szvinka.com
D7 D6 D5 D4 D3 D2 D1 D0
MSB LSB
I
2C 接口显示数据传输格式:
LCD偏置电压
通过 VLCD 和 VSS 之间连接的 4 个串联电阻分压得到1/3、1/4 LCD 偏置电压。可通过软件配置切
换电路获得不同阻值得到 1/3、1/4 偏置电压。如下图:
VK2C23
56×4/52x8 LCD驱动
R
内部电压调整
VLCD pad
R
R
R
VE bit
DE bit
VCCA2 pad
VDD pad
Rev. 1.3 7 Jul. 21 2019
www.szvinka.com
1. 当 VCCA2 pad 连接到 VDD pad
2. 当 VCCA2 pad 连接到 VLCD
4 位可编程模拟开关和 VLCD 输出电压如下表所示:
VK2C23
56×4/52x8 LCD驱动
Bias
DA3~DA0 1/3 1/4 备注
00H 1.000×VDD 1.000×VDD 默认值
01H 0.944×VDD 0.957×VDD
02H 0.894×VDD 0.918×VDD
03H 0.849×VDD 0.882×VDD
04H 0.808×VDD 0.849×VDD
05H 0.771×VDD 0.818×VDD
06H 0.738×VDD 0.789×VDD
07H 0.707×VDD 0.763×VDD
08H 0.678×VDD 0.738×VDD
09H 0.652×VDD 0.714×VDD
0AH 0.628×VDD 0.692×VDD
0BH 0.605×VDD 0.672×VDD
0CH 0.584×VDD 0.652×VDD
0DH 0.565×VDD 0.634×VDD
0EH 0.547×VDD 0.616×VDD
0FH 0.529×VDD 0.600×VDD
Bias
DA3~DA0 1/3 1/4 备注
00H 1.000×VLCD 1.000×VLCD 默认值
01H 0.944×VLCD 0.957×VLCD
02H 0.894×VLCD 0.918×VLCD
03H 0.849×VLCD 0.882×VLCD
04H 0.808×VLCD 0.849×VLCD
05H 0.771×VLCD 0.818×VLCD
06H 0.738×VLCD 0.789×VLCD
07H 0.707×VLCD 0.763×VLCD
08H 0.678×VLCD 0.738×VLCD
09H 0.652×VLCD 0.714×VLCD
0AH 0.628×VLCD 0.692×VLCD
0BH 0.605×VLCD 0.672×VLCD
0CH 0.584×VLCD 0.652×VLCD
0DH 0.565×VLCD 0.634×VLCD
0EH 0.547×VLCD 0.616×VLCD
0FH 0.529×VLCD 0.600×VLCD
Rev. 1.3 8 Jul. 21 2019
www.szvinka.com
S P
SDA
SCL
SDA
SCL
START condition STOP condition
字节格式
应答信号
S
or
Sr
P
or
Sr
SDA
SCL 1 2 7 8 9
ACK
1 2 3-8 9
ACK
P
Sr
S
1 2 7 8 9
clock pulse for
acknowledgement
Data Output
by Transmitter
Data Outptu
by Receiver
SCL From
Master
acknowledge
not acknowledge
START
condition
I2C接口
该系列芯片支持 I2C 串行接口,可在不同的 IC 或模块之间进行双向双线通信,即一条串行数据线
SDA 和一条串行时钟线 SCL。这两条线分别都通过 上拉电阻与正电源相连。当 I2C 总线空闲时,这两条
线都为高电平。
START 和 STOP信号
系统振荡器
内部振荡器产生内部逻辑和 LCD 驱动信号时序。系统时钟频率 (fSYS) 决定 LCD 帧频率。系统上
电初始化期间,系统振荡器处于停止状态。
SEG 驱动输出
LCD 驱动块包含多达56 个SEG 输出口,应直接与LCD 面板相连。根据复用COM 信号和显示锁存
器内的数据产生 SEG 输出信号。未使用的 SEG 输出脚应保持开路状态。
COM 驱动输出
LCD 驱动块包含多达 8个 COM 输出口,应直接与 LCD 面板相连。根据所选择的 LCD驱动模式产
生 COM 输出信号。未使用的 COM 输出脚应保持开路状态。
帧频率
VK2C23提供两种帧频率,可通过模式设置命令选择为 80Hz 还是 160Hz。
闪烁功能
该系列芯片包含多种闪烁模式。通过闪烁命令选择相应的频率使整个显示屏闪烁。闪烁频率是通过
系统频率分频得到的。系统频率与闪烁频率的比率取决于芯片的闪烁模式,如下表所示:
闪烁模式 工作模式比例 闪烁频率 (Hz)
0 0 闪烁关闭
1 fSYS/16384Hz 4
2 fSYS/32768Hz 2
3 fSYS/65536Hz 1
VK2C23
56×4/52x8 LCD驱动
Rev. 1.3 9 Jul. 21 2019
www.szvinka.com
从机地址
( 0x7c)bit0-读写位
写操作
写命令字节
显示RAM写单字节数据字
显示RAM写多个字节数据
Slave Address
Write ACK
Command byte
ACK
S 0 1 1 1 1 1 0 0
1
st
BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7
Command setting
ACK
P
2
nd
BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7
Write ACK ACK
S 0 1 1 1 1 1 0 0
Data byte
ACK
D7 D6 D5 D4 D3 D2 D1 D0 P
Slave Address Command byte Register Address byte
ACK
BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7
Slave Address
ACK
Write
ACK
S 0 1 1 1 1 1 0 0
ACK
2nd
ACK
Data byte
D7 D6 D5 D4 D3 D2 D1 D0 P
Nth data
Data byte
D7 D6 D5 D4 D3 D2 D1 D0
2nd data
ACK
Data byte
D7 D6 D5 D4 D3 D2 D1 D0
1st data
ACK
Command byte Register Address byte
1
st
BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7
ACK
。。。
。。。
显示RAM读多个字节数据
读操作
ACK
Write
ACK
P
Slave Address
S 0 1 1 1 1 1 0 0
Data byte
NACK
D7 D6 D5 D4 D3 D2 D1 D0
1st data
Data byte
ACK
D7 D6 D5 D4 D3 D2 D1 D0 P
Nth data
Data byte
D7 D6 D5 D4 D3 D2 D1 D0
2nd data
ACK ACK
ACK
Device Address
Read
S 0 1 1 1 1 1 0 1
ACK
Command byte Register Address byte
1
st 2nd
BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7
。。。
。。。
Slave Address
0 1 1 1 1 1 0 R/W
MSB LSB
VK2C23
56×4/52x8 LCD驱动
Rev. 1.3 10 Jul. 21 2019
www.szvinka.com
命令说明
显示数据命令
MCU 发送数据到 VK2C23的存储器映射。
功能 字节 (MSB)
Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB)
Bit 0 说明 R/W Def
显示数据输入
/ 输出命令
1st 1
X
0 0 0 0 0 0 W
地址指针 2nd X A5 A4 A3 A2 A1 A0
存储器映射
的显示数据
起始地址
W 00H
注:
● 上电状态:地址设为 00H
模式设置命令
系统设置命令
控制内部系统振荡器开启 / 关闭和显示的开启 / 关闭。
功能 字节 (MSB)
Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB)
Bit 0 说明 R/W Def
系统模式设置
命令 1st 1 0 0 0 0 1 0 0 W
系统振荡器和
显示
开启 / 关闭设置
2nd X X X X X X S E W 00H
Bit 1 Bit 0 内部系统振荡器 LCD 显示 S E
0 X off off
1 0 on off
1 1 on on
● 上电状态:显示关闭且内部系统振荡器除能
VK2C23
56×4/52x8 LCD驱动
0
功能 字节 (MSB)
Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB)
Bit 0 备注 R/W Def
驱动模式设置
命令 1st 1 0 0 0 0 0 1 0 W
Duty 和 Bias
设置 2nd X X X X X X Duty Bias
无 论
“Duty” 位
设 置 为 何
值,1/8 duty
驱动模式仅
适 用 于 48
LQFP 封装
W 00H
Bit 1 Bit 0
Duty Bias
Duty Bias
0 0 1/4 duty 1/3 bias
0 1 1/4 duty 1/4 bias
1 0 1/8 duty 1/3 bias
1 1 1/8 duty 1/4 bias
• 上电状态:选择 1/4 duty 输出和 1/3 bias 模式。
Rev. 1.3 11 Jul. 21 2019
www.szvinka.com
帧频命令
选择帧频率。
功能 字节 (MSB)
Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB)
Bit 0 说明 R/W Def
帧频率命令 1st 1 0 0 0 0 1 1 0 W
帧频率设置 2nd X X X X X X X F W 00H
Bit 0 帧频率 F
0 80Hz
1 160Hz
● 上电状态:帧频率设置为 + ] 。
闪烁频率设置命令
定义显示模式的闪烁频率。
功能 字节 (MSB)
Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB)
Bit 0 说明 R/W Def
闪烁频率命令 1st 1 0 0 0 1 0 0 0 W
闪烁频率设置 2nd X X X X X X BK1 BK0 W 00H
Bit 1 Bit 0 闪烁频率 BK1 BK0
0 0 闪烁关闭
0 1 4Hz
1 0 2Hz
1 1 1Hz
● 上电状态:闪烁功能关闭。。
VK2C23
56×4/52x8 LCD驱动
Rev. 1.3 12 Jul. 21 2019
www.szvinka.com
内部电压调整设置命令
内部电压 (VLCD) 通过设置 LCD 工作电压调整命令可提供 16 种电压选项。
VK2C23
56×4/52x8 LCD驱动
功能 字节 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 备注 R/W Def
IVA
命令 1st 1 0 0 0 1 0 1 0 W
IVA
控制 2nd X X DE VE DA3 DA2 DA1 DA0
SEG/VLCD 引脚功能通过DE
位设置。
VE位使能或除能内部电压
调整功能。
DA3~DA0 用来调整VLCD 输
出电压。
W 30H
注:
Bit 5 Bit 4 SEG 55/VLCD
共用引脚选择
内部电压
调整功能 备注 DE VE
0 0 VLCD 引脚 off
● VCCA2 和 VLCD 相连,偏置电压由外部 VLCD引
脚提供。
● VCCA2 和 VDD 相连,偏置电压由外部 VDD引脚
提供。
● VLCD 和 VDD 相连,内部电压跟随器必须通过设
置 DA3~DA0 位为“0000”来除能。
0 1 VLCD 引脚 on
●
●
VCCA2 和 VLCD 相连,内部电压调整功能将无法调
整内部偏置电压。( 偏置电压由 VLCD 引脚提供 )
VCCA2 和 VDD 相连, VLCD 引脚电压来自于外部
电压,内部电压调整功能将无法调整内部偏置电压。
( 建议:不使用 )
● VCCA2 和 VDD 相连,VLCD 引脚浮空且内部电压
调整功能使能,则内部电压调整功能可用来调整内部
偏置电压。( 偏置电压由内部电压调整提供 )
1 0 SEG55 引脚 off
● VCCA2 和 VLCD 相连,偏置电压由外部 VLCD引
脚提供。
● VCCA2 和 VDD 相连时,偏置电压由外部 VDD
引脚提供。
● 内部电压跟随器自动除能,与DA3~DA0 位无关。
1 1 SEG55 引脚 on
● VCCA2 和 VLCD 相连时,VLCD 引脚电压来自于
外部电压且内部电压调整功能使能,内部电压调整功
能可用来调整内部偏置电压。( 偏置电压由内部电压
调整提供 )
● VCCA2 引脚连接到 VDD 引脚时,若内部电压调整
功能使能,内部电压调整功能可调整内部偏置电压。
( 偏置电压由内部电压调整提供 )
• 上电状态:内部电压调整功能使能且 SEG/VLCD 引脚选择为 SEG 引脚。
• 当 DA0~DA3 位设置为“0000”,内部电压跟随器 除能。
• 当 DA0~DA3 位设置为除 “0000”以外的值时,内部电压跟随器使能。
Rev. 1.3 13 Jul. 21 2019
www.szvinka.com
VDD
SDA
SCL
1
2
3
4
5
6
J1
MCU_CONNECT
R3
4.7K
R4
4.7K
周围干扰比较大时可以在通讯脚上串10R到1k电阻和pF级对地小电容
单片机(3.3V)和驱动芯片(5V)供电不一致时,通讯脚建议加电平转换电路
VDD=2.4V-5.5V
VDD VR
12K或0R
软件配置偏置电压由VLCD脚提供时:
(VLCD可以通过VR接到小于5.5V的电源上,VLCD可以大于VDD)
VLCD通过VR接到VDD上,VDD=5V VR=12K
时:
VLCD大约为4.2V
建议VR用20K可调电阻调到显示效果最佳,取此时阻值。
COM0
COM1
COM2
COM3 SEG4
SEG5
SEG6
SEG7
SEG8
SEG9
SEG10
SEG11
SEG12
SEG13
SEG14
SEG15
SEG16
SEG17
SEG18
SEG19
建议芯片的COM脚和LCD的COM脚顺序1对1连接
SEG脚为了PCB走线方便可打乱顺序
注意写软件时显示RAM对应的顺序也要改过来
C2
100nF
C1
1uF
VK2C23A参考电路
SDA
SCL
COM4/SEG0
COM5/SEG1
COM6/SEG2
COM7/SEG3
RAM0-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM1-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM2-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM3-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM4-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM5-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM6-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM7-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM8-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM9-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM10-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM11-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM12-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM13-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM14-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM15-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
COM0
COM1
COM2
COM3
COM4/SEG0
COM5/SEG1
COM6/SEG2
COM7/SEG3
软件配置4COM或者8COM
COM0
COM1
COM2
COM3建议芯片的COM脚和LCD的COM脚顺序1对1连接 SEG脚为了PCB走线方便可打乱顺序
注意写软件时显示RAM对应的顺序也要改过来
SEG4
SEG5
SEG6
SEG7
SEG8
SEG9
SEG10
SEG11
SEG12
SEG13
SEG14
SEG15
SEG16
SEG17
SEG18
SEG19
COM4/SEG0
COM5/SEG1
COM6/SEG2
COM7/SEG3
RAM0-BIT3 BIT2 BIT1 BIT0
RAM0-BIT7 BIT6 BIT5 BIT4
RAM1-BIT3 BIT2 BIT1 BIT0
RAM1-BIT7 BIT6 BIT5 BIT4
RAM2-BIT3 BIT2 BIT1 BIT0
RAM2-BIT7 BIT6 BIT5 BIT4
RAM3-BIT3 BIT2 BIT1 BIT0
RAM3-BIT7 BIT6 BIT5 BIT4
RAM4-BIT3 BIT2 BIT1 BIT0
RAM4-BIT7 BIT6 BIT5 BIT4
RAM5-BIT3 BIT2 BIT1 BIT0
RAM5-BIT7 BIT6 BIT5 BIT4
RAM6-BIT3 BIT2 BIT1 BIT0
RAM6-BIT7 BIT6 BIT5 BIT4
RAM7-BIT3 BIT2 BIT1 BIT0
RAM7-BIT7 BIT6 BIT5 BIT4
RAM8-BIT3 BIT2 BIT1 BIT0
RAM8-BIT7 BIT6 BIT5 BIT4
RAM9-BIT3 BIT2 BIT1 BIT0
RAM9-BIT7 BIT6 BIT5 BIT4
软件配置为8COM
软件配置为4COM
VDD
1
SDA
2
SCL
3
VSS
4
COM0
5
COM1
6
COM2
7
COM3
8
COM4/SEG0
9
COM5/SEG1 10
COM6/SEG2 11
COM7/SEG3 12
SEG4 13
SEG5 14
SEG6 15
SEG7 16
SEG8 17 SEG9 18 SEG10 19 SEG11 20 SEG12 21 SEG13 22 SEG14 23 SEG15 24 SEG16 25 SEG17 26 SEG18 27 SEG19 28 SEG20 29 SEG21 30 SEG22 31 SEG23 32 SEG24 33 SEG25 34 SEG26 35 SEG27 36 SEG28 37 SEG29 38 SEG30 39 SEG31 40 SEG32 41 SEG33 42 SEG34 43 SEG35 44 SEG36 45 SEG37 46 SEG38 47 SEG39 48
SEG40 49 SEG41 50 SEG42 51 SEG43 52 SEG44 53 SEG45 54 SEG46 55 SEG47 56 SEG48 57 SEG49 58 SEG50 59 SEG51 60 SEG52 61 SEG53 62 SEG54 63 VLCD 64 U1 VK2C23A_LQFP64(0.4)
SEG4
SEG5
SEG6
SEG7
SEG8
SEG9
SEG10
SEG11
SEG12
SEG13
SEG14
SEG15
SEG16
SEG17
SEG18
SEG19
SEG20
SEG21
SEG22
SEG23 SEG39 SEG38 SEG37 SEG36 SEG35 SEG34 SEG33 SEG32 SEG31 SEG30 SEG29 SEG28 SEG27 SEG26 SEG25 SEG24
SEG40
SEG41
SEG42
SEG43
SEG44
SEG45
SEG46
SEG47
SEG48
SEG49
SEG50
SEG51
SEG52
SEG53
SEG54 SDA
SCL
SEG20
SEG21
SEG22
SEG23
SEG24
SEG25
SEG26
SEG27
SEG28
SEG29
SEG30
SEG31
SEG32
SEG33
SEG34
SEG35
SEG36
SEG37
SEG38
SEG39
SEG40
SEG41
SEG42
SEG43
SEG44
SEG45
SEG46
SEG47
SEG48
SEG49
SEG50
SEG51
SEG52
SEG53
SEG54
C4 57 C5 58 C6 59 C7 60 S0
5
S1
6
S2
7
S3
8
S4
9
S5 10
S6 11
S7 12
S8 13
S9 14
S10 15
S11 16
S12 17
S13 18
S14 19
S15 20
S16 21
S17 22
S18 23
S19 24
C0 1 C1 2 C2 3 C3 4 S20 25
S21 26
S22 27
S23 28
S24 29
S25 30
S26 31
S27 32
S28 33
S29 34
S30 35
S31 36
S32 37
S33 38
S34 39
S35 40
S36 41
S37 42
S38 43
S39 44
S40 45
S41 46
S42 47
S43 48
S44 49
S45 50
S46 51
S47 52
S48 53
S49 54
S50 55
LCD8COM
LCD50X8
C0 1 C1 2 C2 3 C3 4 S0
5
S1
6
S2
7
S3
8
S4
9
S5 10
S6 11
S7 12
S8 13
S9 14
S10 15
S11 16
S12 17
S13 18
S14 19
S15 20
S16 21
S17 22
S18 23
S19 24
S20 25
S21 26
S22 27
S23 28
S24 29
S25 30
S26 31
S27 32
S28 33
S29 34
S30 35
S31 36
S32 37
S33 38
S34 39
S35 40
S36 41
S37 42
S38 43
S39 44
S40 45
S41 46
S42 47
S43 48
S44 49
S45 50
S46 51
S47 52
S48 53
S49 54
S50 55
S51 56
S52 57
S53 58
S54
LCD4COM
LCD55X4
59
SEG20
SEG21
SEG22
SEG23
SEG24
SEG25
SEG26
SEG27
SEG28
SEG29
SEG30
SEG31
SEG32
SEG33
SEG34
SEG35
SEG36
SEG37
SEG38
SEG39
SEG40
SEG41
SEG42
SEG43
SEG44
SEG45
SEG46
SEG47
SEG48
SEG49
SEG50
SEG51
SEG52
SEG53
SEG54
RAM25-BIT7 BIT6 BIT5 BIT4
RAM26-BIT3 BIT2 BIT1 BIT0
RAM26-BIT7 BIT6 BIT5 BIT4
RAM27-BIT3 BIT2 BIT1 BIT0
RAM49-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM50-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
1.
2.
软件配置偏置电压由内部电压调整功能实现:
VLCD和VDD短接,VR=0R
Rev. 1.3 14 Jul. 21 2019
www.szvinka.com
VK2C23
56×4/52x8 LCD驱动
VDD
SDA
SCL
1
2
3
4
5
6
J1
MCU_CONNECT
R3
4.7K
R4
4.7K
周围干扰比较大时可以在通讯脚上串10R到1k电阻和pF级对地小电容
单片机(3.3V)和驱动芯片(5V)供电不一致时,通讯脚建议加电平转换电路
VDD=2.4V-5.5V
VDD VR
12K或0R
软件配置偏置电压由VLCD脚提供时:
(VLCD可以通过VR接到小于5.5V的电源上,VLCD可以大于VDD)
VLCD通过VR接到VDD上,VDD=5V VR=12K时:
VLCD大约为4.2V
建议VR用20K可调电阻调到显示效果最佳,取此时阻值。
COM0
COM1
COM2
COM3 SEG4
SEG5
SEG6
SEG7
SEG8
SEG9
SEG10
SEG11
SEG12
SEG13
SEG14
SEG15
SEG16
SEG17
SEG18
SEG19
建议芯片的COM脚和LCD的COM脚顺序1对1连接
SEG脚为了PCB走线方便可打乱顺序
注意写软件时显示RAM对应的顺序也要改过来
C2
100nF
C1
1uF
VK2C23B参考电路
SDA
SCL
COM4
COM5
COM6
COM7 RAM0-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM1-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM2-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM3-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM4-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM5-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM6-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM7-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM8-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM9-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM10-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM11-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM12-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM13-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM14-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM15-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
COM0
COM1
COM2
COM3
COM4
COM5
COM6
COM7
只支持8COM
软件配置为8COM
SEG4
SEG5
SEG6
SEG7
SEG8
SEG9
SEG10
SEG11
SEG12
SEG13
SEG14
SEG15 SEG27 SEG26 SEG25 SEG24 SEG23 SEG22 SEG21 SEG20 SEG19 SEG18 SEG17 SEG16
SEG28
SEG29
SEG30
SEG31
SEG32
SEG33
SEG34
SEG35
SEG36
SEG37
SEG38 SDA
SCL
SEG20
SEG21
SEG22
SEG23
SEG24
SEG25
SEG26
SEG27
SEG28
SEG29
SEG30
SEG31
SEG32
SEG33
SEG34
SEG35
SEG36
SEG37
SEG38
C4 57 C5 58 C6 59 C7 60 S0
5
S1
6
S2
7
S3
8
S4
9
S5 10
S6 11
S7 12
S8 13
S9 14
S10 15
S11 16
S12 17
S13 18
S14 19
S15 20
S16 21
S17 22
S18 23
S19 24
C0 1 C1 2 C2 3 C3 4 S20 25
S21 26
S22 27
S23 28
S24 29
S25 30
S26 31
S27 32
S28 33
S29 34
S30 35
S31 36
S32 37
S33 38
S34 39
S35 40
S36 41
S37 42
S38 43
S39 44
S40 45
S41 46
S42 47
S43 48
S44 49
S45 50
S46 51
S47 52
S48 53
S49 54
S50 55
LCD8COM
LCD50X8
RAM33-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
RAM34-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0
1.
2.
软件配置偏置电压由内部电压调整功能实现:
VLCD和VDD短接,VR=0R
VDD
1
SDA
2
SCL
3
VSS
4
COM0
5
COM1
6
COM2
7
COM3
8
COM4
9
COM5 10
COM6 11
COM7 12
SEG4 13 SEG5 14 SEG6 15 SEG7 16 SEG8 17 SEG9 18 SEG10 19 SEG11 20 SEG12 21 SEG13 22 SEG14 23 SEG15 24 SEG16 25 SEG17 26 SEG18 27 SEG19 28 SEG20 29 SEG21 30 SEG22 31 SEG23 32 SEG24 33 SEG25 34 SEG26 35 SEG27 36
SEG28 37 SEG29 38 SEG30 39 SEG31 40 SEG32 41 SEG33 42 SEG34 43 SEG35 44 SEG36 45 SEG37 46 SEG38 47 VLCD 48U1 VK2C23B_LQFP48(0.5)
Rev. 1.3 15 Jul. 21 2019
www.szvinka.com
极限参数
参 数 额 定 值 单 位
电源电压 -0.3~6.5 V
输入电压 VSS-0.3~VDD+0.3 V
储存温度 -50~125 ℃
工作温度 -40~85 ℃
电气参数
VK2C23
56×4/52x8 LCD驱动
VSS = 0V;VDD =2.4~5.5V;Ta = -40 ~ +85°C;VCCA2 pad 连接到 VDD Pad
符号 参数 测试条件 最小 典型 最大 单位 VDD 条件
VDD 工作电压 — — 2.4 — 5.5 V
VLCD 工作电压 — — 2.4 — 5.5 V
IDD 工作电流
3V 无负载,VLCD=VDD,1/3 bias,
fLCD=80Hz, LCD 显示开启,
内部系统振荡器开启,
DA0~DA3 设为“0000”
— 25 40 µA
5V — 35 50 µA
IDD1 工作电流
3V 无负载,VLCD=VDD,1/3 bias,
fLCD=80Hz, LCD 显示关闭,
内部系统振荡器开启,
DA0~DA3 设为“0000”
— 2 5 µA
5V — 4 10 µA
ISTB 静态电流
3V 无负载, VLCD=VDD,
LCD 显示关闭,
内部系统振荡器关闭
— — 1 µA
5V — — 2 µA
VIH 高电平输入电压 — SDA,SCL 0.7VDD — VDD V
VIL 低电平输入电压 — SDA,SCL 0 — 0.3VDD V
IIL 输入漏电流 — VIN = VSS 或 VDD -1 — 1 µA
IOL 低电平输出电流 3V
VOL=0.4V,SDA 引脚 3 — — mA
5V 6 — — mA
IOL1 LCD COM 灌电流 3V VLCD=3V,VOL=0.3V 250 400 — µA
5V VLCD=5V,VOL=0.5V 500 800 — µA
IOH1 LCD COM 源电流 3V VLCD=3V,VOH=2.7V -140 -230 — µA
5V VLCD=5V,VOH=4.5V -300 -500 — µA
IOL2 LCD SEG 灌电流 3V VLCD=3V,VOL=0.3V 250 400 — µA
5V VLCD=5V,VOL=0.5V 500 800 — µA
IOH2 LCD SEG 源电流 3V VLCD=3V,VOH=2.7V -140 -230 — µA
5V VLCD=5V,VOH=4.5V -300 -500 — µA
Rev. 1.32 16 Jul. 21 2019
www.szvinka.co www.szvinka.comm
VK2C23
56×4/52x8 LCD驱动
VSS = 0V;VDD = 2.4~5.5V;Ta= -40 ~ +85°C;VCCA2 pad 连接到 VDD Pad
符号 参数 测试条件 最小 典型 最大 单位 VDD 条件
fLCD1 LCD 帧频率 4V 1/4 duty,Ta =25°C 72 80 88 Hz
fLCD2 LCD 帧频率 4V 1/4 duty,Ta =25°C 144 160 176 Hz
fLCD3 LCD 帧频率 4V 1/4 duty,Ta=-40 ~ +85°C 52 80 144 Hz
fLCD4 LCD 帧频率 4V 1/4 duty,Ta=-40 ~ +85°C 104 160 248 Hz
tOFF VDD 关闭时间 — VDD 下降到 0V 20 — — ms
tSR VDD 转换速率 — — 0.05 — — V/ms
交流电气特性 – I2
C 接口
符号 参数 条件 VDD=2.4V~5.5V VDD=3.0V~5.5V 单位 最小 最大 最小 最大
fSCL 时钟频率 — — 100 — 400 kHz
tBUF 总线空闲时间 在此时间内总线必须保持
空闲直到新的传输开始 4.7 — 1.3 — µs
tHD: STA Start 状态保持时间 此周期后,产生第一个时
钟脉冲 4 — 0.6 — µs
tLOW SCL 低电平时间 — 4.7 — 1.3 — µs
tHIGH SCL 高电平时间 — 4 — 0.6 — µs
tSU: STA Start 状态设置时间 仅与重复的 START 信号
有关 4.7 — 0.6 — µs
tHD: DAT 数据保持时间 — 0 — 0 — ns
tSU: DAT 数据设置时间 — 250 — 100 — ns
tR SDA 和 SCL 上升时间 注 — 1 — 0.3 µs
tF SDA 和 SCL 下降时间 注 — 0.3 — 0.3 µs
tSU: STO Stop 状态设置时间 — 4 — 0.6 — µs
tAA 有效时钟输出时间 — — 3.5 — 0.9 µs
tSP
输入滤波时间常数
(SDA 和 SCL 引脚 ) 噪声抑制时间 — 100 — 50 ns
交流电气特性
Rev. 1.3 17 Jul. 21 2019
www.szvinka.com
VK2C23
56×4/52x8 LCD驱动
封装信息
LQFP48(7.0mm x 7.0mm PP=0.5mm):
Rev. 1.3 18 Jul. 21 2019
www.szvinka.com
封装信息
LQFP64(7.0mm x 7.0mm PP=0.4mm):
VK2C23
56×4/52x8 LCD驱动
Rev. 1.3 19 Jul. 21 2019
www.szvinka.com
Copyright© 2019 by VINKA MICROELECTRONICS CO., LTD
The information appearing in this Data Sheet is believed to be accurate at the time
of publication. However, Vinka assumes no responsibility arising from the use of
the specifications described. The applications mentioned herein are used solely
for the purpose of illustration and Vinka makes no warranty or representation that
such applications will be suitable without further modification, nor recommends
the use of its products for application that may present a risk to human life due to
malfunction or otherwise. Vinka's products are not authorized for use as critical
components in life support devices or systems. Vinka reserves the right to alter
its products without prior notification. For the most up-to-date information, please
visit our web site at https://www.szvinka.com
Revision History
No. Version Date Revision Item
1 1.1 2017-08-10 Original Version
2 1.2 2018-10-11 Check DS
3 1.3 2019-03-21 Add Ref Circuits
Checking
Yes
Yes
Yes
VK2C23
56×4/52x8 LCD驱动